静态功耗是指漏电流功耗,是电路状态稳定时的功耗,其数量级很小。
功耗自适应的SOC设计技术研究 - 信息科学-科研基金网 关键词:SOC;低功耗模型;编译;低功耗IP;静态功耗 [gap=1444]Keywords:SOC;Low-power model;compile;Low-power IP; static power
基于120个网页-相关网页
...静态功耗; 漏电流; 内联优化; 高速暂存区 [gap=882]power optimization; hardware level; instruction level; compilation optimization; static power consumption; leakage current; inline optimization; SPM(scratch pad memory) ..
基于52个网页-相关网页
:DC6V,1.5V“AA”碱性电池4节3、功 耗:静态功耗(Static current)≤20μA 动态功耗 ( Dynamic current )≤200mA4、工作环境:工作温度(Working temperrature):-20℃~+60℃ 工作湿度(Workin...
基于28个网页-相关网页
静态功耗和动态功耗 静态功耗(Quiescent Power Dissipation) 用于保持逻辑门电路在某个逻辑状态或另一个逻辑状态所需要的功耗。 计算:在无负载情况下,电路中各个阻性元件上的功耗之和。
基于12个网页-相关网页
Low power design technology in microprocessor is researched and a design methodology that supports dynamic and static power management is proposed.
本文研究了RISC微处理器的低功耗设计技术并给出了一种支持动态和静态功耗管理的功耗管理单元的设计方法。
参考来源 - 32位RISC微处理器设计研究·2,447,543篇论文数据,部分数据来源于NoteExpress
因此,静态功耗不得不引起重视。
The static power rises exponentially with the feature size decrease.
减少静态功耗的主要技术是降低衬底电流和栅电流等。
The main techniques used to decrease static power are:reduce current from substrate and mosfet gate.
为了降低整个系统的静态功耗,双极性电源就有存在的必要性。
For reducing the quiescent dissipation of the system, so it is necessary to exist for the ambipolar power.
应用推荐