CPU缓存(Cache Memory)位于CPU与内存之间的临时存储器,它的容量比内存小但交换速度快。在缓存中的数据是内存中的一小部分,但这一小部分是短时间内CPU即 将访问的,当CPU调用大量数据时,就可避开内存直接从缓存中调用,从而加快读取速度。
CPU处理指令的过程是在译码之前从指令缓存(Instructions Cache)指令,然后把指令放到缓冲区,再等待执行。对了EPIC和Athlon这种拥有几个执行单元的超标量处理器来说,很难同时取得所需的指令,...
基于1400个网页-相关网页
5、一级缓存分类: 一级数据缓存(D-Cache) 一级指令缓存(I-Cache) NetBurst 架构的CPU(2000-06年): 一级数据缓存(D-Cache) 一级追踪缓存(T-Cache):12kuops
基于324个网页-相关网页
...很大的函数(译者注:如果编译器允许的话)将戏剧性的增加代码量。在现代处理器上,由于更好的利用指令缓存(instruction cache),小巧的代码往往执行更快。 结论:一个比较得当的处理规则是,不要内联超过10行的函数。
基于28个网页-相关网页
ARM9TDMI有16K的ICaches(指令缓存)和16K的 DCaches ( 数据缓存 ),系统上电或复位后, ICaches和 DCaches 功能均是关闭且其中的内容都是无效的。
基于8个网页-相关网页
和指令缓存 Instruction Cache ; I-CACHE ; InstructionCpain ; InstructionCpainfulness
一级指令缓存 KB
指令缓存器 instruction register ; instruction ; register
和一级指令缓存 Instruction Cache ; I-CACHE ; InstructionCpainfulness ; InstructionCsoreness
指令缓存和数据缓存 ICache and DCache
转换器指令缓存器 converter instruction register
微指令缓存器 microinstruction register MIR
指令缓存单元 instruction cache unit
目标指令缓存器 target instruction register
·2,447,543篇论文数据,部分数据来源于NoteExpress
Bochs的内部指令缓存为传统JIT编译进行了很好的权衡。
Bochs's internal instruction cache provides a nice trade-off to traditional JIT compilation.
更有用的两个优化是更好的内联支持和利用指令缓存局部性的能力。
Two of the more useful optimizations are better inline support and the ability to exploit the instruction cache locality.
I - cache失效(处理器无法从指令缓存获取下一个指令)。
I-cache miss (Processor cannot get the next instruction from instruction cache).
应用推荐