高精度时钟同步微步移相器的设计与实现-期刊文摘-论文中国 整功能的原子钟提出了基于直接数字频率合成(Direct Digital Synthesis,DDS)技术和复杂可编程逻辑(ComplexProgrammable Logic Device,CPLD)技术实现对原子钟输出信号进行精密移相且移相... 目录: 高精度时钟同步微步移相器的设计与
基于4个网页-相关网页
...原子钟提出了基于直接数字 频率合成(DirectDigitalSynthesis,DDS)技术和复杂可编程逻辑(ComplexProgrammableLogicDevice,CPLD)技术实现对原子钟输出信号进行精密移相且 移相速度可控的方法。
基于3个网页-相关网页
复杂可编程逻辑器件 Complex Programmable Logic Device ; CPLD ; CPLD Complex PLD ; Complex PLD
复杂可编程逻辑装置 complex programmable logic device
复杂可编程逻辑器 CPLD ; Complex Programmable Logic Device
复杂可编程逻辑元件 CPLD ; Complex Programmable Logic Device
和复杂可编程逻辑器件 complicated programmable logic device
的复杂可编程逻辑芯片 Complex Programmable Logic Device
复杂的可编程逻辑器件 CPLD ; complicated programmable logic device ; Complex Programmable Logic Device
和复杂可编程逻辑器 Complex Programmable Logic Device
复杂可编程逻辑芯片 Complex Programmable Logic Device
地面利用复杂可编程逻辑器件CPLD实现数据的解调。
Complex programmable logic device (CPLD) is finally used in the ground decoding process and then the data is demodulated.
硬件部分介绍了硬件整体结构,并对DSP及复杂可编程逻辑器件等部分的设计加以详细的介绍。
The whole structure of hardware and the designs based on DSP and CPLD are specially discussed in detail.
介绍了一种利用复杂可编程逻辑器件(CPLD)设计CMOS有源像素图像传感器驱动电路的方法。
A method for designing driving circuit of CMOS active-pixel image sensor by means of the complex programmable logic device (CPLD)was introduced .
应用推荐