CPLD采用CMOS EPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。
本文介绍的系统采用运动控制卡作为上位机,对电机进行分组选择,复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)作为下位机控制电机的通断,大大简化,电路,并节约了成本。
基于3966个网页-相关网页
现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)是可编程逻辑器件技术按其内部结构不同延伸出的两个分支,文中讨论了它们各自的优缺点,并对它们作了比较。
基于1317个网页-相关网页
... Courier 书信体 CPLD Complex PLD 复杂可编程逻辑器件 CFF Compact Font Format 压缩字库格式 ...
基于138个网页-相关网页
然后,随着产品的密度越来越高,就引入了复杂可编程逻辑器件(Complex PLD)的概念,即CPLD。随着SRAM技术的逐渐开始应用,FPGA器件的概念逐渐变得成熟起来。
基于18个网页-相关网页
和复杂可编程逻辑器件 complicated programmable logic device
复杂的可编程逻辑器件 CPLD ; complicated programmable logic device ; Complex Programmable Logic Device
的复杂可编程逻辑器件 Complex ProgrammabIe Logic Device
复杂可编程超逻辑器件 Complex Programmable Logic Device
地面利用复杂可编程逻辑器件CPLD实现数据的解调。
Complex programmable logic device (CPLD) is finally used in the ground decoding process and then the data is demodulated.
硬件部分介绍了硬件整体结构,并对DSP及复杂可编程逻辑器件等部分的设计加以详细的介绍。
The whole structure of hardware and the designs based on DSP and CPLD are specially discussed in detail.
介绍了一种利用复杂可编程逻辑器件(CPLD)设计CMOS有源像素图像传感器驱动电路的方法。
A method for designing driving circuit of CMOS active-pixel image sensor by means of the complex programmable logic device (CPLD)was introduced .
应用推荐