静态时序分析(英语:Static Timing Analysis, STA),或称静态时序验证,是电子工程中,对数字电路的时序进行计算、预计的工作流程,该流程不需要通过输入激励的方式进行仿真。
还 整点报时模块和世界 时钟 模块 fpga sta(静态时序分析) >> 时钟 fpga 电源部分: 外部时钟 fpga_hjh - 博客园 fpga内部时钟网络及锁相环pll fpga基础知识:详解 时钟 影响fpga设计中 时钟...
基于18个网页-相关网页
静态时序分析的实现。
静态时序分析是一种彻底的分析、调试、验证设计的方法。
Static timing analysis is an exhaustive method of analyzing, debugging and validating design performance.
因为运行时候可能长达良多个小时,静态时序分析已经成为良多ic设计团队的瓶颈。
Because run time may is as long as, make many hours, static sequential analysis has become a lot of IC to design the bottleneck of the group.
应用推荐