首先,在分析、比较几种不同DAC架构的基础上,结合实际设计目标选择了混合式(Hybrid)架构作为电流舵(C-S,Current-Steering)DAC的主体架构,并建立了DAC的行为级模型。
基于2个网页-相关网页
A digital-to-analog converter with current-steering architecture suitable for CMOS process is designed. An 8+4 segmented architecture is presented, and the trade-off between area and performance is considered.
设计了一种适用于CMOS工艺的电流舵结构数模转换器,提出8+4分段式的电流舵结构,权衡了面积与性能的关系。
参考来源 - 12位CMOS电流舵结构D/A转换器的设计 Design of a 12·2,447,543篇论文数据,部分数据来源于NoteExpress
本文设计的数模转换器是一个“4-4-4”分段的12位电流舵型DAC。
The dissertation designs a 12-bit "4-4-4" segmented current steering DAC.
本论文着重阐述一种基于数据权重平均算法(DWA)的12位分段式电流舵型数模转换器的设计。
The dissertation introduces the design of a 12-bit segmented current steering DAC based on data weighed average algorithm (DWA).
通过对DAC结构的比较,决定采用分段式电流舵结构,其中高5位采用温度计码,低3位采用二进制译码。
After compared some structures of DAC, the segmented architecture of current-steering DAC is adopted. The 5 MSBS are thermometer code weighed and the 3 LSBS are binary-weighted.
应用推荐