CoreLPC v2.0是一款全新的内核,为PCI汇流排的低引脚数 (Low Pin Count, LPC)引脚缩减 (pin-reduced) 子集提供APB3相容介面,还提供智慧平台管理介面 (Intelligent Platform Management Interface, IPMI) 规范所定义的、以LPC的键盘...
基于12个网页-相关网页
引脚缩减
Pin reduction
以上为机器翻译结果,长、整句建议使用 人工翻译 。
应用推荐
模块上移
模块下移
不移动