当你选择倍频时(PLLSEL=1),你的系统频率是等于锁相环频率(PLLCLK),
基于20个网页-相关网页
其中REFDV,SYNR与外部晶振频率(OSCCLK)、锁相环时钟频率(PLLCLK)关系为:
基于16个网页-相关网页
应用推荐
模块上移
模块下移
不移动