对于 real-time 的时间;由于电脑的时间均为逻辑时间(logical clock),因 此同步问题的研究重点在于如何让 process 间能有正确的执行顺序
基于12个网页-相关网页
Analysis on the time sequence of KSEQ using the logical clock based formulization model shows that, the value of kenerl user shared data structures always conform to their logical definition.
使用基于逻辑时钟的形式化分析模型对KSEQ的时序分析表明,内核-用户共享数据结构的取值结果总是能够符合其逻辑定义。
参考来源 - SSL VPN中非对称隧道等若干关键技术的研究·2,447,543篇论文数据,部分数据来源于NoteExpress
以上来源于: WordNet
Firstly it discusses the approach of logical clock and revise algorithm of logical clock, then introduces the implementation approach of logical time monitor module in distributed S4 system.
首先讨论了逻辑时钟方法及逻辑时钟的修改算法,然后介绍了自行研制的分布式s4系统中逻辑时钟监控器模块的实现方法。
Logical control circuit design: this part includes the design of DFF, non-overlap clock generate and so on.
逻辑控制电路设计:D触发器、不重叠时钟脉冲发生器等模块的设计。
应用推荐