接收数据(RxData)在2193时刻接收到帧头OXBC50,随后接收到的数据也是高8位和低8位分别以2累加,而且跟发送的数据是一样的。
基于26个网页-相关网页
态后进入到读数据(RxDATA)状态,如果还有未传输完的数据(即rx_empty 未被置位),
基于8个网页-相关网页
8 位 TI-PIPE 接口由一个 250MHz、8 位并行接口、一条由 RXCLK 输出时钟计时的 8 位输出总线 (RXDATA) 和一条通过 TXCLK 输入时钟计时的 8 位输入总线 (TXDATA) 组成。
基于8个网页-相关网页
...含4 个寄存器, 分别是状态寄存器(E JSTAT), 控制寄存器(E JCTRL), 发送数据寄存器(TXDATA) 和接收数据寄存器(RXDATA), 如表2 所示。 地址信号指示4 个寄存器的偏移地址。
基于1个网页-相关网页