的前端处(包括混频器,平方根升余弦(SRRC)匹配过滤器和代码匹配滤波器(CMF))的接收器,信号处理算法,可以在采集过程中以最小的精度操作的建议方案是基于这样的观察逐步...
基于46个网页-相关网页
...准基带数字信号符号率为7.56MHz,在发端对7.56MHz基带数字信号采用滚降系数α为0.05的平方根升余弦(Square Root Raised Cosine,SRRC)滤波成形可以保证信号带宽小于8MHz(实际为7.938MHz), 基带成型滤波已经实现验证。
基于12个网页-相关网页
平方根升余弦滤波器 root-raised cosine roll-off digital filter
现代数字通信中广泛采用平方根升余弦滚降数字滤波器作为基带成形滤波器和匹配滤波器。
Square-root raised cosine roll-off digital filter was widely applied to baseband shaping filter and match filter in modern digital communication.
介绍了平方根升余弦滚降数字滤波器的设计和优化方法,并提出了用FPGA实现其硬件电路的方案。
This paper introduces design, optimization and implementation with FPGA of square-root raised cosine roll-off digital filter.
分别实现了V.29信号基本调制解调过程,包括平方根升余弦滚降脉冲成形技术的滤波器实现,以及对信号的正交调制与解调过程。
Realizes V. 29 signal basic modulate and demodulate procedure which includes square root raised cosine rolling-off shaping filter and orthogonal channel signal modulator and demodulator.
应用推荐