2.1 SignalTapⅡ的建立 采样深度(sample depth):指定了存储多少位 SignalTap n嵌入式逻辑分析仪是在FPGA上 采样数据。
基于264个网页-相关网页
High-speed double-port RAM, control sampling time sequence logic, CPU interfaces and bus circuit are implemented in CPLD. Sampling speed is up to 80MHz,sampling depth is IK-byte, and CPLD can fulfill the requirement of the software arithmetic to sampling.
在数据采集电路中采用了高速复杂可编程逻辑器件CPLD技术,芯片内设计有高速双端口RAM、控制采样时序逻辑及CPU接口、总线等电路,采样速率高达80MHz,采样深度1K字节,很好地解决了超声波微位移传感器软件算法对采样的要求,并可实现在线升级,大大提高了系统的整体性能。
参考来源 - 喷流耦合式位移传感器及其高精度测量装置的研究·2,447,543篇论文数据,部分数据来源于NoteExpress
本发明水深可不受限制、采样深度可调。
The water depth is not limited, and the sampling depth is adjustable.
采样深度;
稀土元素的氧化物离子产率随入射功率和采样深度增加,载气流速减小而降低。
Oxide ion yield of the rare earth elements (REE) decreased with the increasing of RF power and the sampling depth, or with the decreasing of carrier gas flow rate.
应用推荐