8,AD定时器模式:板上16位定时器(基准时钟4MHz)、外部同步时钟(OCLK),OCLK可以选择时钟上升或下降边沿有效。时钟触发在“SH',模式,每个触发转换N个通道;"NORMAL"模式,每个时钟触发转换一个通道。
基于20个网页-相关网页
特别说明了该声码器根据外部提供的同步时钟自适应地改变工作速率的方法。
Especialy realized the method of adapting to change its work rate in accordance with outward provided synchronization clock.
为了减少EMI,一个频率同步的引脚允许此系列的多重IC实现自同步或与外部时钟同步。
To reduce EMI, a frequency synchronization pin allows multiple ICs from the family to self-synchronize or to synchronize to an external clock.
应用推荐