干事频次为DDR2-667,干事电压1.8V,内存时序(SPD timings)为5-5-5-15,总共按照JEDEC法式延迟周期筹算,针脚数为240PIN,采用DDR2-DIMM接口典型。
基于64个网页-相关网页
spd timings
社民党计时
以上为机器翻译结果,长、整句建议使用 人工翻译 。
应用推荐
模块上移
模块下移
不移动