同步时序逻辑电路 百科内容来自于: 百度百科

一电平异步时序电路的设计步骤概述
第一步根据问题的逻辑要求建立原始流程表
第二步将原始流程表简化得到最简流程表
第三步对最简流程表进行状态分配及不稳定状态的输出指定
第四步写出激励状态和输出状态表达式
第五步画出逻辑电路图
下面对上述设计步骤分别予以介绍
二 建立原始流程表
建立原始流程表时必须弄清所有可能的状态转移关系并把它们无遗漏地反映在流程表中通常可以把逻辑问题的文字说明直接转换成原始流程表但对初学者来说还需借助时间图和流程表例如根据逻辑功能要求先画出典型的输入输出时间图再逐步形成和完善原始流程表也可以根据逻辑功能的要求先作出总态图然后再由总态图形成原始流程表下面通过具体例子介绍由时间图和总态图作出原始流程表的方法
解 根据时间图建立流程表一般分为3步
第一步依题意画出典型输入输出波形如图5-6-1所示
第二步将时间图中的稳定状态填入
原始流程表的祖应列中得到表5-6-1所示的部分流程表
第三步完善部分流程表
因为时间图是由典型输入输出序列构成的并不一定完全反映电路中所有输入的变化情况所以需要进一步完善部分流程表即将各种输入下的输出情况都考虑到
完善部分流程表的方法是从每一行的稳态出发根据逻辑功能要求考虑当输入作相邻变化时电路的输出应取何值据此在相应位置填写不稳定状态或者增加新的状态行满足题意要求的完整流程表如表5-6-2所示
同理在总态(016)和(106)处分别填写"5/-"和"4/-"
由于电乎异步时序电路不允许两个输入信号同时跳变因此在与稳定状态不相邻的列内填写任意状态/任意输出"-/-"例如在总态(111)处填写"-/-"
将这6个状态填入原始流程表中相应位置如表5-6-3所示
第三步完善原始流程表
根据图5-6-2(d)所示总态图中的状态转移关系
在表5-6-3的相应位置处填入过渡状态(不稳定状态)和任意状态得到完整的原始流程表如表5-6-4所示
以上介绍的两种建立原始流程表的方法可分别用于不同逻辑功能要求的电平异步时序电路的设计有时也可将两种方法结合起来建立原始流程表
(End)
$firstVoiceSent
- 来自原声例句
小调查
请问您想要如何调整此模块?

感谢您的反馈,我们会尽快进行适当修改!
进来说说原因吧 确定
小调查
请问您想要如何调整此模块?

感谢您的反馈,我们会尽快进行适当修改!
进来说说原因吧 确定